您的位置:首页 → 摄影软件 → quartusii下载安装_quartusii官网安装包下载15.0
quartusii是款集成电路设计软件,广泛应用于FPGA设计和CPLD设计领域,提供了丰富的设计工具和资源,可支持设计、仿真和验证等多个设计阶段,具备简洁易用的界面和强大的功能,可满足复杂设计的需求。
Quartus II是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。
Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化了设计的复杂性、加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。Maxplus II 作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。
目前Altera已经停止了对Maxplus II的更新支持,Quartus II与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在Quartus II 中包含了许多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Maxplus II友好的图形界面及简便的使用方法。
Quartus II提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,包括:
1、可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件;
2、芯片(电路)平面布局连线编辑;
3、LogicLock增量设计方法,用户可建立并优化系统,然后添加对原始系统的性能影响较小或无影响的后续模块;
4、功能强大的逻辑综合工具;
5、完备的电路功能仿真与时序逻辑仿真工具;定时/时序分析与关键路径延时分析;可使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析;
6、支持软件源文件的添加和创建,并将它们链接起来生成编程文件;
7、使用组合编译方式可一次完成整体设计流程;
8、自动定位编译错误;
9、高效的期间编程与验证工具;
10、可读入标准的EDIF网表文件、VHDL网表文件和Verilog网表文件;
11、能生成第三方EDA软件使用的VHDL网表文件和Verilog网表文件。
1. 鼠标右击压缩包选择解压
2. 打开“器件库下载地址”文件,根据自己需求下载自己所需文件。
3. 右击安装包,选择“以管理员身份运行”。
4. 欢迎使用Quartus II软件,点击“Next”。
5. 点击“I accept”选择同意软件许可协议,然后点击“Next”。
6. 选择你要安装的路径,但请注意不要选择带有中文路径安装
7. 选择需要安装的器件库,注意只有下载了库文件才能安装
8. 点击“Next”开始安装。
9. 软件正在安装中,请等待
10. 按默认选项,点击“Finish”。
11. 点击“下一步”继续。
12. 点击“安装”驱动。
13. 点击“完成”。
打开软件,点击“File——New Project Wizard...”新建一个项目
这里会弹出来一个框,然后点击“next”得到下面这个图
这里根据图示选择后点击“next”,都需要点一下哦
全部设置完成后点击“finsh”
把你的代码写入新建的文件当中,如上是我的代码,注意代码的名称要和你的文件名称一样,否则会有错误
运行成功后,我们开始调波形图,如下图点击file→new根据图示操作
然后再双击图示空白处
之后点击“ok”
上图①处的下面几个一次按照上面的顺序就可以出图了
然后在出仿真图,回到最开始的页面
软件会自动弹出保存框,不要改变位置点击“保存”即可
最高点击“OK”就保存成功了
quartusii作为一款专业的电路设计软件,具备强大的功能和用户友好的操作界面,是集成电路设计者的首选工具。
2.6.4 38.3MB
1.0 1.92MB
3 58.54MB
v1.4 15.57MB